Здравствуйте!
Просматривал даташиты на PCM1704 и DF1704 и нашел такую интересную особенность. Для PCM1704, при расчете максимальной частоты по входу BCK, длина входного слова составляет 32 бита (???).
DF1704 генерирует на выходе BCK частоту, исходя из частоты SCK (тактовой), причем длина выходного слова может быть или 24 или 32 бита (при SCK = 256Fs - 32 bit, SCK = 384Fs - 24 bit).
Вот и возник вопрос: при работе PCM1704 с входным словом 32 бита, что ЦАП делает с оставшимися 8 битами?
И еще. Я так и не нашел нигде ответа на вопрос по реклокингу.
К примеру, применяется регистр пересинхронизации 74ABT574. Через этот регистр проходят четыре сигнала - BCK, WCK, DOL, DOR. При работе ЦАПа на формат 24/96, максимальная частота по BCK будет составлять 24,576 МГц. Как я понимаю, частота тактирования регистра должна быть больше BCK. Но вопрос: во сколько раз? 2, 3, 4?
Поделитесь пожалуйста соображениями, если не трудно.
С уважением!
Просматривал даташиты на PCM1704 и DF1704 и нашел такую интересную особенность. Для PCM1704, при расчете максимальной частоты по входу BCK, длина входного слова составляет 32 бита (???).
DF1704 генерирует на выходе BCK частоту, исходя из частоты SCK (тактовой), причем длина выходного слова может быть или 24 или 32 бита (при SCK = 256Fs - 32 bit, SCK = 384Fs - 24 bit).
Вот и возник вопрос: при работе PCM1704 с входным словом 32 бита, что ЦАП делает с оставшимися 8 битами?
И еще. Я так и не нашел нигде ответа на вопрос по реклокингу.
К примеру, применяется регистр пересинхронизации 74ABT574. Через этот регистр проходят четыре сигнала - BCK, WCK, DOL, DOR. При работе ЦАПа на формат 24/96, максимальная частота по BCK будет составлять 24,576 МГц. Как я понимаю, частота тактирования регистра должна быть больше BCK. Но вопрос: во сколько раз? 2, 3, 4?
Поделитесь пожалуйста соображениями, если не трудно.
С уважением!

